高保真纠缠门与非局域中性原子电路

低错误率的纠缠态创建与操控是量子信息系统中的关键要素。在实际操作中,双量子比特纠缠门是主要的错误来源,限制了容错架构中的电路深度与性能。该团队利用中性原子量子处理器,通过高拉比频率平滑幅度脉冲实现纠缠CZ门,并采用态选择性读取与量子比特复用技术进行快速校准,最终达到99.854(4)%的先进保真度,在损失后选择(loss postselection)条件下提升至99.941(3)%,且性能在10小时内保持稳定。随后,该工作将这些低错误门应用于包含相干原子重排的量子电路中。该团队首先通过创建和解纠缠簇态来基准测试性能,接着实现具有长程连接性的加扰电路,以研究通过混沌动力学产生的非局域纠缠态。这些成果为深层电路、高效容错量子计算铺平了道路。
作者单位: VIP可见
页数/图表: 登录可见
提交arXiv: 2026-04-28 18:00

量科快讯