应用级量子电路编译与优化
量子线路的编译与优化是量子计算机执行算法的关键环节。该工作必须平衡两项核心需求:减少昂贵量子资源(如双量子比特门或任意角度单量子比特旋转门)的使用量,同时最小化编译线路与描述量子算法的理想目标酉矩阵之间的近似误差。研究团队开发了一套实用的工作流程来管理并优化这一权衡关系,实现了数百量子比特规模的量子线路编译与优化。该工作流程通过采用线路分区技术和电路集合平均方法,既能处理超大规模量子线路,又能为线路输出误差提供严格保证。在最高达380量子比特的基准算法线路上,该团队验证了该工作流程既能显著减少资源密集型量子门的数量,又可精准控制输出误差,为近量子时代和容错量子计算提供了一种兼具实用性及可扩展性的策略。



