SEALSQ公司宣布将强化对半导体CMOS兼容量子计算架构的技术布局
2026年2月24日——专注于开发销售半导体、公钥基础设施(PKI)及后量子技术软硬件产品的SEALSQ公司今日宣布,将强化对半导体CMOS兼容量子计算架构的技术布局。这一战略侧重体现了该公司的核心观点:量子计算的长期可扩展性必须通过与半导体技术的深度融合来实现。通过优先发展硅自旋量子比特与氦电子平台,该公司正将资源集中于能利用成熟CMOS半导体工艺实现制造、集成与规模化的量子比特技术。
这两种技术路径均展现出与CMOS半导体工艺的出色兼容性:硅自旋量子比特利用硅材料中的电子,可采用类CMOS芯片制造工艺,有利于规模化生产;而氦电子量子比特则在硅芯片超流体氦层上操纵电子,能兼容CMOS控制电路,提供了一种低噪声的替代方案。
CMOS兼容性不仅是技术偏好,更是系统级赋能的关键。量子处理器需要高密度控制电极阵列、高速信号路由、低温兼容电子元件以及精密校准监测架构。硅基量子平台为量子器件与经典CMOS控制电路的协同设计乃至最终集成提供了可行路径。在此背景下,全耗尽型绝缘体上硅(FDSOI)技术因其在噪声控制与功耗平衡方面的优势脱颖而出——该技术通过在绝缘层上构建超薄硅层来实现性能优化。
SEALSQ创始人兼首席执行官卡洛斯·莫雷拉表示:“相较于超导或离子阱等其他量子方案,这种技术融合具有实质优势。尽管那些平台在科学上令人赞叹,但它们往往依赖特殊材料、定制工艺或复杂的光学真空系统,难以与主流半导体制造无缝衔接。而我们的技术从设计之初就植根于半导体生态,不仅加速研发迭代,更能实现从实验室到量产的无缝过渡。最重要的是,这种架构能通过后量子密码(PQC)和硬件信任机制实现'安全设计',使我们在量子创新与安全制造的交叉领域占据先机。”
在推进CMOS兼容量子硬件的同时,该公司强调量子计算机必须构建于强安全体系之上,因此将后量子密码(PQC)与硬件信任机制直接集成至系统架构。随着量子处理器向大规模硅基平台发展,安全性已成为基础设计要素而非事后补充。
后量子密码在该架构中扮演着基石角色。针对量子计算对传统公钥密码的威胁,该公司通过在安全硅芯片中集成PQC算法与硬件信任机制,确保量子控制系统、固件更新、校准数据及互联通信能抵御经典与量子攻击。这对于分布式量子系统尤为关键——其控制电子学、低温接口及云端协调层需安全交换敏感数据。该安全架构还包括强认证机制,并可用于量子比特操控时的FPGA配置保护(如纠错算法)。
与量子控制电路集成制造的安全元件可实现可信启动、设备认证与密钥安全存储,确保仅经认证的软件和操作人员能访问量子系统。这一能力对量子计算机从实验室设备向网络化关键基础设施转型至关重要。
通过融合CMOS量子架构与嵌入式后量子安全技术,该公司正在应对量子时代的根本挑战:确保这些能破解现有密码的机器自身具备设计级的安全性、可信性与自主性。这种量子物理、半导体工程与密码韧性的三重融合,使硅基量子计算不仅具备可扩展性,更能满足政府、工业及关键基础设施领域的实战级安全需求。


