量子时序电路

该研究提出了量子时序电路(QSCs)作为一种面向硬件的量子计算新范式,其核心基于名为“量子晶体管”的创新基础元件。与传统基于量子比特的架构不同,QSCs采用对称性保护的拓扑结结构,通过通道-态对偶性将量子门编码为Choi态,并利用体测量激活操作,借助纠缠比特实现经典时序电路中反馈回路的功能模拟。该框架建立了一个天然包含存储器和时序的通用量子计算模型,对现有组合量子电路模型形成重要补充。该工作推进了通向量子冯·诺依曼架构的概念桥梁,凸显了混合模块化设计原则在发展大规模集成量子信息处理器方面的潜力。

作者所在地: VIP可见
作者单位: VIP可见
提交arXiv: 2026-02-05 00:33

量科快讯