使用Design Compiler进行期权定价的混合信号量子电路设计
先前的研究大多集中于量子算法,往往将并行计算设计简化为抽象模型或过度简化的电路。这导致了一种误解,认为多数应用只能通过超大规模集成电路(VLSI)实现,而无法用量子电路完成。为挑战这一观点,该研究团队提出了一种混合信号量子电路框架,其中包含三项创新方法,可降低电路复杂度并提升抗噪性能。在12量子位的案例研究中,与摩根大通的期权定价电路相比,该设计将门数量从4095个降至392个,电路深度从2048层减至6层,错误率从25.86%降至1.64%。该工作融合了模拟电路的简洁性与数字电路的可综合性和灵活性,证明量子电路能有效借鉴经典VLSI技术(如新思科技Design Compiler所支持的技术)来突破当前量子设计的局限性。
