量子电路综合与编译是量子计算堆栈中的关键环节,无论对资源受限的当代量子系统(需高效利用有限资源),还是对可最小化计算时间的大规模容错平台都至关重要。量子硬件的具体特性决定了可行的电路设计与优化方案。该研究团队提出了一种基于相位小工具的量子电路编译方法,利用可编程多量子比特纠缠门(该技术为离子阱量子计算机等平台的原生操作)进行编译。通过相位小工具技术,该工作实现了电路深度的通用性降低,并采用少量高保真度多量子门进行高效实现。研究人员在大量基准电路上测试了该方法,验证了其普遍降低电路深度和实现误差的效果。
作者所在地:
VIP可见
作者单位:
VIP可见
提交arXiv:
2025-10-19 10:45